

# Ε.Μ.Π. - ΣΧΟΛΗ ΗΛΕΚΤΡΟΛΟΓΩΝ ΜΗΧ. ΚΑΙ ΜΗΧΑΝΙΚΩΝ ΥΠΟΛΟΓΙΣΤΩΝ ΤΟΜΕΑΣ ΤΕΧΝΟΛΟΓΙΑΣ ΠΛΗΡΟΦΟΡΙΚΗΣ ΚΑΙ ΥΠΟΛΟΓΙΣΤΩΝ ΕΡΓΑΣΤΗΡΙΟ ΜΙΚΡΟΫΠΟΛΟΓΙΣΤΩΝ ΚΑΙ ΨΗΦΙΑΚΩΝ ΣΥΣΤΗΜΑΤΩΝ ΑΚΑΔ. ΕΤΟΣ 2023-2024

ΑΘΗΝΑ, 20 Οκτωβρίου 2023

# 3η ΕΡΓΑΣΤΗΡΙΑΚΗ ΑΣΚΗΣΗ ΓΙΑ ΤΟ ΜΑΘΗΜΑ "Εργαστήριο Μικροϋπολογιστών" Χρήση των Timers και του ADC στον AVR

Εξέταση – Επίδειξη: Παρασκευή 27/10/2023 Προθεσμία για παράδοση Έκθεσης: Τρίτη 31/10/2023 (23:59

# Χρονιστές(Timers)

Ένα πλεονέκτημα των σύγχρονων μικροελεγκτών είναι η ενσωμάτωση στην ίδια ψηφίδα χρήσιμων περιφερειακών συσκευών, όπως οι χρονιστές, με σύνδεση στο σύστημα διακοπών του Μικροελεγκτή. Οι χρονιστές είναι καταχωρητές που μεταβάλλονται με την πάροδο του χρόνου και μπορούν να προγραμματιστούν να προκαλέσουν διακοπή στον μικροελεγκτή σε συγκεκριμένα χρονικά διαστήματα.

Ο μικροελεγκτής ATmega328PB διαθέτει 8-ψήφιους και 16-ψήφιους χρονιστές. Στους χρονιστές αυτούς μπορεί να τοποθετηθεί μια αρχική τιμή η οποία αυξάνεται με επιλεγμένη συχνότητα. Όταν ένας χρονιστής υπερχειλίσει, μπορεί να δημιουργήσει κατάλληλο σήμα διακοπής.

#### **Timer/Counter1(TCNT1)**

Ο Timer/Counter1(TCNT1) είναι 16 bit. Το TCNT1L με διεύθυνση 0x84 είναι το Low Byte και το TCNT1H με διεύθυνση 0x85 είναι το Hi Byte.

#### Επιλογή συχνότητας λειτουργίας του Timer/Counter1(TCNT1)

Για την επιλογή της συχνότητας λειτουργίας του Timer/Counter1(TCNT1) χρησιμοποιούνται τα flags CS10, CS11 και CS12 του καταχωρητή TCCR1B σύμφωνα με τον παρακάτω πίνακα:

#### TCCR1B (Διεύθυνση: 0x81)

| Bit    | 7     | 6     | 5 | 4     | 3     | 2    | 1    | 0    |
|--------|-------|-------|---|-------|-------|------|------|------|
|        | ICNC1 | ICES1 |   | WGM13 | WGM12 | CS12 | CS11 | CS10 |
| Access | R/W   | R/W   |   | R/W   | R/W   | R/W  | R/W  | R/W  |
| Reset  | 0     | 0     |   | 0     | 0     | 0    | 0    | 0    |

| CS12 | CS11 | CS10 | Περιγραφή σήματος εισόδου χρονιστή               |
|------|------|------|--------------------------------------------------|
| 0    | 0    | 0    | Κανένα. Χρονιστής σταματημένος                   |
| 0    | 0    | 1    | CLK                                              |
| 0    | 1    | 0    | CLK/8                                            |
| 0    | 1    | 1    | CLK/64                                           |
| 1    | 0    | 0    | CLK/256                                          |
| 1    | 0    | 1    | CLK/1024                                         |
| 1    | 1    | 0    | Κατερχόμενη ακμή εξωτερικού σήματος ακροδέκτη Τ1 |
| 1    | 1    | 1    | Ανερχόμενη ακμή εξωτερικού σήματος ακροδέκτη Τ1  |

Για παράδειγμα, με τις παρακάτω εντολές επιλέγεται συχνότητα λειτουργίας του Timer/Counter1(TCNT1) ίση με τη 1/1024 της συχνότητας ρολογιού του μικροελεγκτή (δηλαδή, κάθε 1024 κύκλους ρολογιού αυξάνεται κατά 1 ο TCNT1).

```
ldi r24, (1<<CS12) | (0<<CS11) | (1<<CS10) ; CK/1024 sts TCCR1B, r24
```

Στην εκπαιδευτική κάρτα ntuAboard\_G1 με συχνότητα ρολογιού 16MHz, η επιλογή αυτή ισοδυναμεί με συχνότητα αύξησης του TCNT1 ίση με 16MHz/1024=15625Hz.

Αν με αυτές τις επιλογές θέλουμε ο TCNT1 να δημιουργήσει σήμα διακοπής υπερχείλισης μετά από 3sec, πρέπει να ρυθμιστεί για μέτρημα 3×15625=46875 κύκλων. Επειδή η υπερχείλιση γίνεται μετά από 65536 κύκλους (16 ψηφία), θα πρέπει η αρχική τιμή που θα του δοθεί πριν αρχίσει τη μέτρηση προς τα πάνω να είναι 65535-46875=18660. Αυτό γίνεται με τον παρακάτω κώδικα:

```
ldi r24, HIGH(18660) ; αρχικοποίηση του TCNT1 
out TCNT1H, r24 ; για υπερχείλιση μετά από 3 sec 
ldi r24, LOW(18660) 
out TCNT1L. r24
```

## Ανάγνωση/Εγγραφή του Timer/Counter1(TCNT1)

Για μέγιστη ασφάλεια, τα δύο τμήματα του μετρητή TCNT1, TCNT1H και TCNT1L πρέπει να διαβάζονται αδιαίρετα, χωρίς να μεσολαβήσει για παράδειγμα κάποια άλλη διακοπή. Για το λόγο αυτό ο μικροελεγκτής κάνει μια ειδική διαδικασία. Όταν μια τιμή γράφεται στον TCNT1H, αυτή τοποθετείται στον προσωρινό καταχωρητή TEMP. Στη συνέχεια, όταν γραφεί τιμή στον TCNT1L η τιμή που υπάρχει στον TEMP συνδυάζεται με αυτή και τα 16 ψηφία γράφονται ταυτόχρονα σε όλο το μήκος του TCNT1. Κατά την ανάγνωση, όταν διαβάζεται μια τιμή από τον TCNT1L αυτή τοποθετείται στον επιλεγμένο καταχωρητή του μικροελεγκτή και ταυτόχρονα η τιμή του TCNT1H μεταφέρεται στον καταχωρητή TEMP. Όταν στην συνέχεια διαβαστεί και ο TCNT1H, μεταφέρεται στον επιλεγμένο καταχωρητή η τιμή που έχει τοποθετηθεί στον ΤΕΜΡ.

Με βάση αυτή τη διαδικασία κατά την εγγραφή πρέπει πάντα να γράφεται πρώτα η τιμή στον ΤCNT1H και μετά στον TCNT1L ενώ κατά την ανάγνωση πρέπει πάντα να διαβάζεται πρώτα ο TCNT1L και μετά ο TCNT1H. Σε πολύπλοκες εφαρμογές πριν την πρόσβαση στον TCNT1 ενδέχεται να είναι απαραίτητη η απενεργοποίηση των διακοπών.

Παρόμοια τεχνική χειρισμού μπορεί να χρησιμοποιηθεί και για άλλους 16-bit καταχωρητές όπως οι OCR1 και ICR1.

#### Διακοπές υπερχείλισης του Timer/Counter1(TCNT1)

Η επίτρεψη της διακοπής υπερχείλισης του Timer/Counter1(TCNT1)1 ρυθμίζεται δια μέσω του flag TOΙΕ1του καταχωρητή TIMSK1 σύμφωνα με το παρακάτω σχήμα:

#### ΤΙΜSΚ1 (Διεύθυνση: 0x6F)



Γράφοντας 1 στο ψηφίο ΤΟΙΕ1 επιτρέπονται διακοπές υπερχείλισης του Timer/Counter1(TCNT1), εφόσον επιτραπούν γενικά οι διακοπές με την εντολή sei.

sts TIMSK1. r24

Η θέση μνήμης του διανύσματος διακοπής του Timer 1 φαίνεται στον παρακάτω κώδικα.

.org 0x1A

rjmp ISR\_TIMER1\_OVF ; ρουτίνα εξυπηρέτησης της διακοπής υπερχείλισης του TCNT1

Το flag υπερχείλισης του Timer/Counter1 (TOV1) βρίσκεται στον καταχωρητή TIFR1 όπως φαίνεται στο παρακάτω σχήμα:

## TIFR1 (Διεύθυνση: 0x36)

| Bit    | 7 | 6 | 5    | 4 | 3 | 2     | 1     | 0    |
|--------|---|---|------|---|---|-------|-------|------|
| [      |   |   | ICF1 |   |   | OCF1B | OCF1A | TOV1 |
| Access |   |   | R/W  |   |   | R/W   | R/W   | R/W  |
| Reset  |   |   | 0    |   |   | 0     | 0     | 0    |

## <u>Ρύθμιση τρόπου λειτουργίας του Timer/Counter1</u>

Τα flags WGM10, WGM11 του καταχωρητή TCCR1A και τα flags WGM12, WGM13 του καταχωρητή TCCR1B, ο οποίος παρουσιάστηκε στη σελίδα 1 παραπάνω, χρησιμεύουν για να καθοριστεί ο τρόπος λειτουργίας του Timer/Counter1(TCNT1), σύμφωνα με τον παρακάτω πίνακα:

## TCCR1A (Διεύθυνση: 0x80)

| Bit    | 7      | 6      | 5      | 4      | 3 | 2 | 1     | 0     |
|--------|--------|--------|--------|--------|---|---|-------|-------|
|        | COM1A1 | COM1A0 | COM1B1 | COM1B0 |   |   | WGM11 | WGM10 |
| Access | R/W    | R/W    | R/W    | R/W    |   |   | R/W   | R/W   |
| Reset  | 0      | 0      | 0      | 0      |   |   | 0     | 0     |

| Mode | WGM13 | WGM12 | WGM11 | WGM10 | Mode of Operation                   | ТОР    | Update of OCR1x at | TOV1 Flag<br>Set on |
|------|-------|-------|-------|-------|-------------------------------------|--------|--------------------|---------------------|
| 0    | 0     | 0     | 0     | 0     | Normal                              | 0xFFFF | Immediate          | MAX                 |
| 1    | 0     | 0     | 0     | 1     | PWM, Phase Correct, 8-bit           | 0x00FF | TOP                | BOTTOM              |
| 2    | 0     | 0     | 1     | 0     | PWM, Phase Correct, 9-bit           | 0x01FF | TOP                | BOTTOM              |
| 3    | 0     | 0     | 1     | 1     | PWM, Phase Correct, 10-bit          | 0x03FF | TOP                | BOTTOM              |
| 4    | 0     | 1     | 0     | 0     | CTC                                 | OCR1A  | Immediate          | MAX                 |
| 5    | 0     | 1     | 0     | 1     | Fast PWM, 8-bit                     | 0x00FF | BOTTOM             | TOP                 |
| 6    | 0     | 1     | 1     | 0     | Fast PWM, 9-bit                     | 0x01FF | BOTTOM             | TOP                 |
| 7    | 0     | 1     | 1     | 1     | Fast PWM, 10-bit                    | 0x03FF | BOTTOM             | TOP                 |
| 8    | 1     | 0     | 0     | 0     | PWM, Phase and Frequency<br>Correct | ICR1   | BOTTOM             | BOTTOM              |
| 9    | 1     | 0     | 0     | 1     | PWM, Phase and Frequency<br>Correct | OCR1A  | BOTTOM             | BOTTOM              |
| 10   | 1     | 0     | 1     | 0     | PWM, Phase Correct                  | ICR1   | TOP                | BOTTOM              |
| 11   | 1     | 0     | 1     | 1     | PWM, Phase Correct                  | OCR1A  | TOP                | BOTTOM              |
| 12   | 1     | 1     | 0     | 0     | CTC                                 | ICR1   | Immediate          | MAX                 |
| 13   | 1     | 1     | 0     | 1     | Reserved                            | -      | -                  | -                   |
| 14   | 1     | 1     | 1     | 0     | Fast PWM                            | ICR1   | BOTTOM             | TOP                 |
| 15   | 1     | 1     | 1     | 1     | Fast PWM                            | OCR1A  | BOTTOM             | TOP                 |

## Ρύθμιση τρόπου λειτουργίας των ακροδεκτών εξόδου του Timer/Counter1

Τα flags COM1A0, COM1A1, COM1B0 και COM1B1 του καταχωρητή TCCR1A χρησιμεύουν για να καθοριστεί ο τρόπος λειτουργίας των ακροδεκτών εξόδου OC1A και OC1B του Timer1 σύμφωνα με τον παρακάτω πίνακα:

| COM1A1/<br>COM1B1 | COM1A0/<br>COM1B0 | Description                                                                                                                                                                |
|-------------------|-------------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 0                 | 0                 | Normal port operation, OC1A/OC1B disconnected.                                                                                                                             |
| 0                 | 1                 | WGM1[3:0] = 14 or 15: Toggle OC1A on Compare Match, OC1B disconnected (normal port operation). For all other WGM1 settings, normal port operation, OC1A/OC1B disconnected. |
| 1                 | 0                 | Clear OC1A/OC1B on Compare Match, set OC1A/OC1B at BOTTOM (non-inverting mode)                                                                                             |
| 1                 | 1                 | Set OC1A/OC1B on Compare Match, clear OC1A/OC1B at BOTTOM (inverting mode)                                                                                                 |

## Διαμόρφωση εύρους παλμών (Pulse Width Modulation)

Μία PWM (Pulse Width Modulation) κυματομορφή είναι μία τετραγωνική περιοδική κυματομορφή η οποία έχει δύο τμήματα. Το τμήμα ON στο οποίο η κυματομορφή μία μέγιστη τιμή και το τμήμα OFF στο οποίο έχει μία ελάχιστη τιμή. Η περίοδος της κυματομορφής είναι σταθερή ενώ οι χρόνοι ton και toff μεταβάλλονται.



Ο βαθμός χρησιμοποίησης (Duty Cycle) συμβολίζεται με DC και ορίζεται σύμφωνα με τον τύπο:  $DC = \frac{t_{on}}{\tau}$ 

#### Διαμόρφωση εύρους παλμών με τον ATmega328PB

Ο ΑΤmega328PB διαθέτει διάφορους μετρητές (Timer/Counters) οι οποίοι μπορούν να χρησιμοποιηθούν για την παραγωγή PWM κυματομορφών τάσης, με μεταβαλλόμενη συχνότητα και Duty Cycle. Από αυτούς ο Timer/Counter1(TCNT1) έχει δύο εξόδους και μπορεί να ρυθμιστεί ως 8-bit ή ως 16-bit. Οι διάφοροι Timer/Counters έχουν παρόμοιο τρόπο λειτουργίας PWM.

Εδώ θα εξεταστεί ένας τρόπος λειτουργίας με τον οποίο παράγεται μια PWM κυματομορφή τάσης υψηλής συχνότητας. Στη λειτουργία αυτή (Fast PWM Mode) ο Timer/Counter1(TCNT1) αυξάνεται ξεκινώντας από την τιμή BOTTOM και όταν φτάσει την τιμή TOP τότε παίρνει ξανά την τιμή BOTTOM και η διαδικασία επαναλαμβάνεται.

Η κυματομορφή εξόδου θα είναι παλμοί με σταθερή συχνότητα  $(f_{PWM})$  η τιμή της οποίας εξαρτάται από τη συχνότητα του ρολογιού του συστήματος  $(f_{clk})$  και την αρχικοποίηση του prescaler όπως προκύπτει από τον παρακάτω τύπο:

$$f_{PWM} = \frac{f_{clk}}{N.\left(1 + TOP\right)}$$

Η μεταβλητή N αντιπροσωπεύει την τιμή του prescaler (1, 8, 64, 256 ή 1024).

Το Duty Cycle ρυθμίζεται, μέσω του καταχωρητή OCR1A. Το Low byte OCR1AL έχει διεύθυνση 0x88 και το Hi byte OCR1AH έχει διεύθυνση 0x89. Οι ακραίες τιμές για τον καταχωρητή OCR1A είναι η BOTTOM, όπου η έξοδος θα είναι ένας εξαιρετικά μικρός παλμός στην αρχή κάθε περιόδου και η TOP όπου η έξοδος θα είναι σταθερά υψηλή.

Στην ανάστροφη λειτουργία, οι κυματομορφές εξόδου είναι αντεστραμμένες.

## Παράδειγμα 3.1

Στη συνέχεια παρουσιάζεται ένα παράδειγμα παραγωγής παλμών PWM στον ακροδέκτης PB1, σε γλώσσα προγραμματισμού C, για την εκπαιδευτική κάρτα ntuAboard\_G1. Ο κώδικας αρχικοποιεί κατάλληλα τον χρονιστή TMR1A για να λειτουργεί σε Fast PWM Mode, με μη ανάστροφη λειτουργία(non-inverting mode) και με τιμή 8 για τον prescaler. Ο TMR1B δεν χρησιμοποιείται. Στον ακροδέκτη PB1 είναι συνδεδεμένο ένα LED. Η ρουτίνα main() αυξομειώνει συνεχώς το Duty Cycle της PWM κυματομορφής αυξομειώνοντας αντίστοιχα την φωτεινότητα του LED που είναι συνδεμένο στον ακροδέκτη PB1.

```
#define F CPU 1600000UL
#include "avr/io.h"
#include <util/delay.h>
int main ()
    unsigned char duty;
    //set TMRlA in fast PWM 8 bit mode with non-inverted output
    //prescale=8
    TCCR1A = (1 << WGM10) | (1 << COM1A1);
    TCCR1B = (1 << WGM12) | (1 << CS11);
    DDRB |= 0b001111111; //set PB5-PB0 pins as output
    while (1)
        for (duty=0; duty<255; duty++)
            OCRIAL=duty; //increase the LED2 light intensity
            _delay_ms(10);
        for(duty=255; duty>1; duty--)
            OCRIAL=duty; //increase the LED2 light intensity
            delay ms(10);
```

# Μετατροπέας αναλογικής σε ψηφιακή μορφή ADC.

Βασικό περιφερειακό των μικροελεγκτών είναι ο μετατροπέας από Αναλογική σε Ψηφιακή μορφή (ADC). Αν Vin είναι η αναλογική τάση στην εισόδου του ADC με ανάλυση n-bit, V<sub>REF</sub> μία τάση αναφοράς βάση της οποίας γίνεται η μετατροπή και  $V_{in} \le V_{REF}$ , τότε η ψηφιακή έξοδος του ADC μετατροπέα είναι:

$$ADC = \frac{V_{in} \cdot 2^n}{V_{REF}}$$

 $ADC = \frac{V_{in} \cdot 2^n}{V_{REF}}$  Στην παραπάνω σχέση όλες η ποσότητες είναι ακέραιοι θετικοί αριθμοί.

#### Αναλογικό κύκλωμα εισόδου

Το κύκλωμα αναλογικής εισόδου του ΑDC απεικονίζεται στο παρακάτω σχήμα:



Σχήμα 3.1: Κύκλωμα αναλογικής εισόδου στον ADC

Μια αναλογική πηγή που εφαρμόζεται στον ακροδέκτη ΑDCn επηρεάζεται από τη χωρητικότητα του ακροδέκτη αυτού και από το ρεύμα διαρροής του. Όταν επιλεγεί το κανάλι αυτό για μετατροπή τότε πρέπει το σήμα του να φορτίσει τον πυκνωτή S/H δια μέσω της αντίστασης σειράς (Ολική αντίσταση στη διαδρομή εισόδου).

Το ADC είναι βελτιστοποιημένο για αναλογικά σήματα εισόδου με σύνθετη αντίσταση μέχρι 10 ΚΩ, όπου ο χρόνος δειγματοληψίας είναι αμελητέος. Εάν χρησιμοποιηθεί πηγή με υψηλότερη τιμή αντίστασης τότε ο χρόνος δειγματοληψίας αυξάνεται και εξαρτάται από το χρόνο που απαιτείται για να φορτιστεί ο πυκνωτής S/H.

#### AVR ATMega328PB ADC

Ο μικροελεγκτής AVR ATMega328PB διαθέτει έναν ADC, ανάλυσης n=10 bit, που βασίζεται στη μέθοδο των διαδοχικών προσεγγίσεων. Στο παρακάτω σχήμα φαίνεται το μπλοκ διάγραμμά του ADC μετατροπέα:



Σχήμα 3.2: Μπλοκ διάγραμμά του ΑDC

## Αναλογικός πολυπλέκτης του ADC

Ο ADC είναι συνδεδεμένος με ένα αναλογικό πολυπλέκτη 16 εισόδων. Το κανάλι αναλογικής εισόδου που είναι κάθε φορά συνδεδεμένο στο κύκλωμα μετατροπής του ADC επιλέγεται από τα bit MUX[3:0] του καταχωρητή ADMUX, όπως φαίνεται παρακάτω:

# ADMUX (Διεύθυνση: 0x7C). Multiplexer Selection Register

| Bit    | 7     | 6     | 5     | 4 | 3    | 2    | 1    | 0    |
|--------|-------|-------|-------|---|------|------|------|------|
|        | REFSn | REFSn | ADLAR |   | MUXn | MUXn | MUXn | MUXn |
| Access | R/W   | R/W   | R/W   |   | R/W  | R/W  | R/W  | R/W  |
| Reset  | 0     | 0     | 0     |   | 0    | 0    | 0    | 0    |

Σχήμα 3.3: Καταχωρητής ΑDMUX

| MUX[3:0] | ΚΑΝΑΛΙ ΕΙΣΟΔΟΥ     |
|----------|--------------------|
| 0000     | ADC0               |
| 0001     | ADC1               |
| 0010     | ADC2               |
| 0011     | ADC3               |
| 0100     | ADC4               |
| 0101     | ADC5               |
| 0110     | ADC6               |
| 0111     | ADC7               |
| 1000     | Temperature sensor |
| 1001     | Reserved           |
| 1010     | Reserved           |
| 1011     | Reserved           |
| 1100     | Reserved           |
| 1101     | Reserved           |
| 1110     | 1.1V (VBG)         |
| 1111     | 0V (GND)           |

Πίνακας 3.1: Επιλογή αναλογικών εισόδων του ΑDC

Στον παρακάτω πίνακα εμφανίζονται οι ακροδέκτες του μικροελεγκτή AVR ATMega328PB που μπορούν να δεχτούν αναλογικά σήματα και τα κανάλια του ADC που αντιστοιχούν. Όσοι από αυτούς τους ακροδέκτες θα χρησιμοποιηθούν από τον ADC πρέπει να οριστούν ως είσοδοι, κάνοντας χρήση του αντίστοιχου καταχωρητή DDRx.

| ΑΚΡΟΔΕΚΤΗΣ | KANAAI TOY ADC |
|------------|----------------|
| PC0        | ADC0           |
| PC1        | ADC1           |
| PC2        | ADC2           |
| PC3        | ADC3           |
| PC4        | ADC4           |
| PC5        | ADC5           |
| PE2        | ADC6           |
| PE3        | ADC7           |

Πίνακας 3.2: Αναλογικές είσοδοι του ADC

Τα bit REFS[1:0] χχρησιμοποιούνται για την επιλογή του V<sub>REF</sub> σύμφωνα με τον επόμενο πίνακα:

| <b>REFS</b> [1:0] | Voltage reference selection                                         |
|-------------------|---------------------------------------------------------------------|
| 00                | AREF, internal V <sub>REF</sub> turned OFF                          |
| 01                | AVCC with external capacitor at AREF pin                            |
| 10                | Reserved                                                            |
| 11                | Internal 1.1V voltage reference with external capacitor at AREF pin |

Πίνακας 3.3: Επιλογή του ADC VREF

## Έλεγχος της λειτουργίας του ADC

Ο έλεγχος της λειτουργίας του ADC γίνετε δια μέσω των καταχωρητών ADCSRA και ADCSRB.

Ο καταχωρητής ADCSRA φαίνεται στο παρακάτω σχήμα:

## ADCSRA (Διεύθυνση: 0x7A). ADC Control and Status Register A

| Bit    | 7    | 6    | 5     | 4    | 3    | 2     | 1     | 0     |
|--------|------|------|-------|------|------|-------|-------|-------|
|        | ADEN | ADSC | ADATE | ADIF | ADIE | ADPSn | ADPSn | ADPSn |
| Access | R/W  | R/W  | R/W   | R/W  | R/W  | R/W   | R/W   | R/W   |
| Reset  | 0    | 0    | 0     | 0    | 0    | 0     | 0     | 0     |

Σχήμα 3.4: Καταχωρητής ADCSRA

Στη συνέχεια παρατίθενται οι λειτουργίες αυτού του καταχωρητή:

#### **ADEN: ADC Enable**

Όταν η σημαία αυτή τεθεί τότε ο ADC ενεργοποιείτε.

#### **ADSC: ADC Start Conversion**

Στη λειτουργία μεμονωμένης μετατροπής (Single Conversion mode), η σημαία αυτή πρέπει να τεθεί για να ξεκινήσει μία μετατροπή. Στη λειτουργία Free Running, η σημαία αυτή πρέπει να τεθεί για να ξεκινήσει η πρώτη μετατροπή. Η πρώτη μετατροπή διαρκεί 25 κύκλους ρολογιού του ADC ενώ οι επόμενες μετατροπές διαρκούν 13 κύκλους ρολογιού. Η πρώτη μετατροπή εκτελεί την αρχικοποίηση του ADC.

## **ADATE: ADC Auto Trigger Enable**

Όταν η σημαία αυτή τεθεί, ενεργοποιείται η λειτουργία Auto Triggering του ADC. Το ADC θα ξεκινήσει αυτόματα μια μετατροπή σε μια θετική ακμή του επιλεγμένου σήματος σκανδαλισμού. Η πηγή σκανδαλισμού επιλέγεται ρυθμίζοντας τα bit ADTS[2:0] στον καταχωρητή ADCSRB.

#### **ADIF: ADC Interrupt Flag**

Η σημαία αυτή τίθεται αυτόματα όταν ολοκληρωθεί μια μετατροπή και ενημερωθούν οι καταχωρητές δεδομένων. Αν η τιμή της σημαίας ADIE καθώς και της σημαίας I στον SREG είναι 1 τότε θα προκληθεί διακοπή ολοκλήρωσης μετατροπής του ADC. Το ADIF μηδενίζεται από το υλικό κατά την εκτέλεση του αντίστοιχου διανύσματος χειρισμού διακοπών. Εναλλακτικά, το ADIF μηδενίζεται από τον κώδικα γράφοντας σε αυτό λογικό 1.

#### **ADIE: ADC Interrupt Enable**

Αν η τιμή της σημαίας ΑDΙΕ καθώς και της σημαίας Ι στον SREG είναι 1 τότε θα προκληθεί διακοπή ολοκλήρωσης μετατροπής του ADC.

## ADPS[2:0]: ADC Prescaler Select bits

Τα bit αυτά θέτουν ένα συντελεστή διαίρεσης μεταξύ του κεντρικού ρολογιού και της συχνότητας λειτουργίας του ADC όπως φαίνεται στον επόμενο πίνακα:

| ADPS[2:0] | Division Factor |
|-----------|-----------------|
| 000       | 2               |
| 001       | 2               |
| 010       | 4               |
| 011       | 8               |
| 100       | 16              |
| 101       | 32              |
| 110       | 64              |
| 111       | 128             |

Πίνακας 3.4: ADC Prescaler Select bits

Το κύκλωμα διαδοχικής προσέγγισης του ADC, για μέγιστη ανάλυση 10 Bits, απαιτεί συχνότητα ρολογιού εισόδου μεταξύ 50 KHz και 200 KHz.

Ο καταχωρητής ADCSRB φαίνεται στο παρακάτω σχήμα:

#### ADCSRB (Διεύθυνση: 0x7B). ADC Control and Status Register B

| Bit    | 7 | 6    | 5 | 4 | 3 | 2     | 1     | 0     |
|--------|---|------|---|---|---|-------|-------|-------|
|        |   | ACME |   |   |   | ADTSn | ADTSn | ADTSn |
| Access |   | R/W  |   |   |   | R/W   | R/W   | R/W   |
| Reset  |   | 0    |   |   |   | 0     | 0     | 0     |

**Σχήμα 3.5**: Καταχωρητής ADCSRB

Στη συνέχεια παρατίθενται οι λειτουργίες αυτού του καταχωρητή:

#### **ACME: Analog Comparator Multiplexer Enable**

Χρησιμοποιείται για την επιλογή της αναλογικής εισόδου στον analog comparator, ο οποίος είναι μια περιφερειακή συσκευή, ενσωματωμένη στον μικροελεγκτή ATmega328PB.

## ADTSn [2:0]: ADC Auto Trigger Source

Όταν η σημαία ADATE του καταχωρητή ADCSRA είναι 1 τότε ενεργοποιείται η λειτουργία Auto Triggering του ADC. Το ADC θα ξεκινάει αυτόματα μια μετατροπή στη θετική ακμή του σήματος σκανδαλισμού το οποίο επιλέγεται σύμφωνα με τον παρακάτω πίνακα:

| ADTS[2:0] | Trigger Source                 |  |  |  |
|-----------|--------------------------------|--|--|--|
| 000       | Free Running mode              |  |  |  |
| 001       | Analog Comparator              |  |  |  |
| 010       | External Interrupt Request 0   |  |  |  |
| 011       | Timer/Counter0 Compare Match A |  |  |  |
| 100       | Timer/Counter0 Overflow        |  |  |  |
| 101       | Timer/Counter1 Compare Match B |  |  |  |
| 110       | Timer/Counter1 Overflow        |  |  |  |
| 111       | Timer/Counter1 Capture Event   |  |  |  |

Πίνακας 3.5: ADC Auto Trigger Source

#### Καταχωρητές δεδομένων του ΑDC

Το αποτέλεσμα του ADC έχει μήκος 10-bit και παρουσιάζεται στους καταχωρητές δεδομένων ADCH (high byte) και ADCL (low byte). Από προεπιλογή, το αποτέλεσμα παρουσιάζεται δεξιά προσαρμοσμένο(right adjusted), αλλά μπορεί προαιρετικά να τεθεί η σημαία ADLAR του καταχωρητή ADMUX και να παρουσιαστεί αριστερά προσαρμοσμένο (left adjusted).

Κατά την ανάγνωση του ADCL, οι καταχωρητές δεδομένων του ADC δεν ενημερώνονται μέχρι να διαβαστεί το ADCH. Εάν το αποτέλεσμα είναι αριστερά προσαρμοσμένο(Left adjusted) και δεν απαιτείται ακρίβεια μεγαλύτερη από 8 bit, αρκεί να διαβαστεί ο καταχωρητής ADCH. Σε διαφορετική περίπτωση, πρέπει πρώτα να διαβαστεί το ADCL και μετά το ADCH.

Οι καταχωρητές δεδομένων του ADC, ADCL και ADCH έχουν διευθύνσεις 0x78 και 0x79 αντίστοιχα. Παρουσιάζονται στο επόμενοο σχήμα:

## ADC Data Register Low and High Byte (ADLAR=0, Right adjusted)

| Bit    | 15   | 14   | 13   | 12   | 11   | 10   | 9    | 8    |
|--------|------|------|------|------|------|------|------|------|
|        |      |      |      |      |      |      | ADC9 | ADC8 |
| Access |      |      |      |      |      |      | R    | R    |
| Reset  |      |      |      |      |      |      | 0    | 0    |
|        |      |      |      |      |      |      |      |      |
| Bit    | 7    | 6    | 5    | 4    | 3    | 2    | 1    | 0    |
|        | ADC7 | ADC6 | ADC5 | ADC4 | ADC3 | ADC2 | ADC1 | ADC0 |
| Access | R    | R    | R    | R    | R    | R    | R    | R    |
| Reset  | 0    | 0    | 0    | 0    | 0    | 0    | 0    | 0    |

#### ADC Data Register Low and High Byte (ADLAR=1, Left adjusted)

| Bit    | 15   | 14   | 13   | 12   | 11   | 10   | 9    | 8    |
|--------|------|------|------|------|------|------|------|------|
|        | ADC9 | ADC8 | ADC7 | ADC6 | ADC5 | ADC4 | ADC3 | ADC2 |
| Access | R    | R    | R    | R    | R    | R    | R    | R    |
| Reset  | 0    | 0    | 0    | 0    | 0    | 0    | 0    | 0    |
|        |      |      |      |      |      |      |      |      |
| Bit    | 7    | 6    | 5    | 4    | 3    | 2    | 1    | 0    |
|        | ADC1 | ADC0 |      |      |      |      |      |      |
| Access | R    | R    |      |      |      |      |      |      |
| Reset  | 0    | 0    |      |      |      |      |      |      |

Σχήμα 4.6: Καταχωρητές ADCL και ADCH

#### DIDR0 (Διεύθυνση: 0x7E). Digital Input Disable Register 0

| Bit    | 7     | 6     | 5     | 4     | 3     | 2     | 1     | 0     |
|--------|-------|-------|-------|-------|-------|-------|-------|-------|
|        | ADC7D | ADC6D | ADC5D | ADC4D | ADC3D | ADC2D | ADC1D | ADC0D |
| Access | R/W   |
| Reset  | 0     | 0     | 0     | 0     | 0     | 0     | 0     | 0     |

Σχήμα 3.7: Καταχωρητής DIDR0

Όταν ένα bit αυτού του καταχωρητή τίθεται, τότε ο απομονωτής του αντίστοιχου ακροδέκτη του ADC απενεργοποιείται. Εάν ένα αναλογικό σήμα εφαρμόζεται σε έναν από του ακροδέκτες ADC[7:0] και η ψηφιακή είσοδος από αυτόν τον ακροδέκτη δεν χρειάζεται τότε το αντίστοιχο bit ADCxD θα πρέπει να τεθεί για να μειωθεί η κατανάλωση ενέργειας στον απομονωτή της ψηφιακής εισόδου.

### Παραγωγή αναλογικών τάσεων στο ntuAboard\_G1

Η κάρτα ntuAboard\_G1 διαθέτει κυκλώματα για την παραγωγή αναλογικών τάσεων, οι οποίες μπορούν να συνδεθούν στις εισόδους 0 έως 3 του ADC μετατροπέα. Ποιο συγκεκριμένα η κάρτα ntuAboard\_G1 διαθέτει 4 ποτενσιόμετρα, 3 αναλογικά φίλτρα τα οποία παράγουν μεταβαλλόμενες DC τάσεις από τις PWM εξόδους των χρονιστών και ένα μετατροπέα ψηφιακού σήματος σε αναλογικό(DAC).

Τα κυκλώματα που αναφέρθηκαν απεικονίζονται στο παρακάτω σχήμα:



Σχήμα 4.8: Κυκλώματα για την παραγωγή αναλογικών τάσεων στην κάρτα ntuAboard\_G1.

Η σύνδεση καθεμιάς από τις πρώτες 4 αναλογικές εισόδους του ADC με τις αναλογικές τάσεις που παράγονται στην κάρτα ntuAboard G1 μπορεί να επιτευχθεί χρησιμοποιώντας βραχυκυκλωτήρες:

- Η αναλογική είσοδος 0 του ADC μπορεί να συνδεθεί είτε με το ποτενσιόμετρο POT1 είτε με το αναλογικό φίλτρο PD6\_PWM.
- Η αναλογική είσοδος 1 του ADC μπορεί να συνδεθεί είτε με το ποτενσιόμετρο POT2 είτε με το αναλογικό φίλτρο PB1 PWM.
- Η αναλογική είσοδος 2 του ADC μπορεί να συνδεθεί είτε με το ποτενσιόμετρο POT3 είτε με το αναλογικό φίλτρο PD3\_PWM.
- Η αναλογική είσοδος 3 του ADC μπορεί να συνδεθεί είτε με το ποτενσιόμετρο POT4 είτε με την έξοδο του DAC.

Να σημειωθεί ότι για να μπορέσει να λειτουργήσει το αναλογικό φίλτρο στο PD6\_PWM πρέπει να συνδεθεί ένας βραχυκυκλωτήρας στον κονέκτορα J3. Παρομοίως το φίλτρο PB1\_PWM απαιτεί ένα βραχυκυκλωτήρα στον κονέκτορα J5 και το φίλτρο PD3\_PWM απαιτεί ένα βραχυκυκλωτήρα στον κονέκτορα J7.

Για παράδειγμα στο σχήμα 4.8 η αναλογική είσοδος A0 έχει συνδεθεί στο ποτενσιόμετρο POT1, η αναλογική είσοδος A1 έχει συνδεθεί στο PB1\_PWM φίλτρο και οι αναλογικές είσοδοι A2 και A3 παραμένουν ασύνδετες. Για να λειτουργήσουν σωστά οι αναλογικές είσοδοι της PORTC πρέπει να αποσυνδεθεί η θύρα αυτή από τα led δια μέσω του DIP switch.

#### Παράδειγμα 3.2

Στο παρακάτω παράδειγμα ο ADC έχει ρυθμιστεί έτσι ώστε να διαβάζει συνεχώς την αναλογική είσοδο 0. Το αποτέλεσμα της μετατροπής είναι αριστερά προσαρμοσμένο (Left adjusted) και τα 8 σημαντικότερα bit απεικονίζονται στα Led του PORTD.

Η τάση αναφοράς έχει ρυθμιστεί στα 5 volt.

Η συχνότητα του ADC ισούται με 125 ΚΗz και προκύπτει από τη διαίρεση της συχνότητας λειτουργίας του μικροελεγκτή(16MHz) με το συντελεστή 128.

```
.include "m328PBdef.inc"
                                   ;ATmega328P microcontroller definitions
.def temp = r16
.def ADC_L = r21
.def ADC H = r22
.org 0x00
       jmp reset
.org 0x2A
                                   ;ADC Conversion Complete Interrupt
       reti
reset:
       ldi temp, high(RAMEND)
       out SPH,temp
       ldi temp, low(RAMEND)
       out SPL,temp
       ldi temp, 0xFF
       out DDRD, temp
                                   ;Set PORTD as output
       ldi temp, 0x00
       out DDRC, temp
                                   ;Set PORTC as input
       ; REFSn[1:0]=01 => select Vref=5V, MUXn[4:0]=0000 => select ADC0(pin PC0),
       ; ADLAR=1 => Left adjust the ADC result
       ldi temp, 0b01100000 ;
       sts ADMUX, temp
       ; ADEN=1 => ADC Enable, ADCS=0 => No Conversion,
       ; ADIE=0 => disable adc interrupt, ADPS[2:0]=111 => fADC=16MHz/128=125KHz
       ldi temp, 0b10000111
       sts ADCSRA, temp
Start conv:
       lds temp, ADCSRA
       ori temp, (1<<ADSC)
                                   ; Set ADSC flag of ADCSRA
       sts ADCSRA, temp
       wait_adc:
       lds temp, ADCSRA
                                   ; Wait until ADSC flag of ADCSRA becomes 0
       sbrc temp,ADSC
       rjmp wait_adc
       lds ADC_L,ADCL
                                   ; Read ADC result(Left adjusted)
       lds ADC_H,ADCH
       out PORTD, ADC_H
                                   ; Output ADCH to PORTD
       rjmp Start_conv
```

## Τα ζητούμενα της 3ης εργαστηριακής άσκησης

Για την υλοποίηση των επομένων εργασιών συνδέστε την είσοδο A0 του ADC με το POT1 και την είσοδο A1 του ADC με το αναλογικό φίλτρο PB1\_PWM, όπως φαίνεται στο διπλανό σχήμα. Το αναλογικό φίλτρο PB1\_PWM μετατρέπει την PWM έξοδο του Timer/Counter1 σε μεταβαλλόμενή DC τάση.



Για σωστή μετατροπή, οι ακροδέκτες που συνδέονται ως αναλογικές είσοδοι στον ADC πρέπει να αποσυνδεθούν από τα αντίστοιχα led, κάνοντας χρήση των dip switches SW1.

## Ζήτημα 3.1

Να δημιουργηθεί κώδικας σε γλώσσα assembly, ο οποίος να αρχικοποιεί τον TMR1A σε λειτουργία 8-bit και να παράγει μία PWM κυματομορφή στον ακροδέκτη PB1. Θεωρήστε ότι BOTTOM=0. Στον ακροδέκτη PB1 είναι συνδεδεμένο ένα LED και η φωτεινότητα του μεταβάλλεται εάν μεταβληθεί το Duty Cycle της PWM κυματομορφής. Αρχικά το Duty Cycle ρυθμίζεται σε 50% αποθηκεύεται σε μία μεταβλητή με όνομα DC\_VALUE. Στη συνέχεια κάθε φορά που πιέζεται το μπουτόν PD1 το Duty Cycle αυξάνεται κατά 8%. Όταν το Duty Cycle φτάσει τη μέγιστη τιμή 98% η πίεση του μπουτόν PD1 δεν το αυξάνει περεταίρω. Κάθε φορά που πιέζεται το μπουτόν PD2 το Duty Cycle μειώνεται κατά 8%. Όταν το Duty Cycle φτάσει τη ελάχιστη τιμή 2% η πίεση του μπουτόν PD2 δεν το μειώνει περεταίρω. Οι τιμές που πρέπει να πάρει ο καταχωρητής OCR1A, για τις διάφορες τιμές του Duty Cycle, να έχουν υπολογιστεί εκ των προτέρων και να έχουν τοποθετηθεί σε ένα πίνακα στη μνήμη του μικροελεγκτή, έτσι ώστε να μη γρειάζεται να υπολογιστούν κατά τη διάρκεια εκτέλεσης του κώδικα.

## Ζήτημα 3.2

Συνδέστε την είσοδο A1 του ADC με το αναλογικό φίλτρο PB1\_PWM. Αποσυνδέστε το led PB1 κάνοντας χρήση των dip switches SW1. Να γραφτεί ξανά ο κώδικας του ζητήματος 3.1 σε γλώσσα C, ο οποίος θα παράγει PWM έξοδο στον ακροδέκτη PB1. Επιπλέον ο ADC διαβάζει τη μεταβαλλόμενη DC τάση που παράγεται στην έξοδο του αναλογικού φίλτρου PB1\_PWM κάθε 100 mSec (μικρές αποκλίσεις είναι αποδεκτές).

Η τιμή μέτρησης του ADC (ADCH: ADCL) θα μετατρέπεται σε τιμή τάσης (Vadc) θα ανάβει ένα από τα led που είναι συνδεδεμένα στη θύρα PORTD σύμφωνα με τον παρακάτω πίνακα:

| Τάση εισόδου στον ADC(Vadc)                              | LED ON |
|----------------------------------------------------------|--------|
| $0 \text{ Volt} \le \text{Vadc} \le 0,625 \text{ Volt}$  | PD0    |
| $0,625 \text{ Volt} < \text{Vadc} \le 1,25 \text{ Volt}$ | PD1    |
| $1,25 \text{ Volt} < \text{Vadc} \le 1,875 \text{ Volt}$ | PD2    |
| $1,875 \text{ Volt} < \text{Vadc} \le 2,5 \text{ Volt}$  | PD3    |
| 2,5 Volt < Vadc ≤ 3,125 Volt                             | PD4    |
| $3,125 \text{ Volt} < \text{Vadc} \le 3,75 \text{ Volt}$ | PD5    |
| $3,75 \text{ Volt} < \text{Vadc} \le 4,375 \text{ Volt}$ | PD6    |
| $4,375 \text{ Volt} < \text{Vadc} \le 5 \text{ Volt}$    | PD7    |

#### Ζήτημα 3.3

Να γραφτεί ξανά ο κώδικας του ζητήματος 3.1 σε γλώσσα C.

Επιπλέον, για τη μεταβολή της φωτεινότητας του led θα υπάρχουν δυο τρόποι λειτουργίας, το mode1 και το mode2. Στο mode1 η φωτεινότητα(Duty Cycle) θα αποθηκεύεται σε μια μεταβλητή με όνομα DC\_VALUE και το πάτημα του μπουτόν PD1 θα αυξάνει τη φωτεινότητα ενώ το πάτημα του μπουτόν PD2 θα μειώνει τη φωτεινότητα. Στο mode2 η φωτεινότητα(Duty Cycle) θα ελέγχεται από το ποτενσιόμετρο POT1.

Εάν πατηθεί το μπουτόν PD6 τότε θα επιλέγεται το mode1 ενώ αν πατηθεί το μπουτόν PD7 τότε θα επιλέγεται το mode2.